找回密码
 立即注册
查看: 4855|回复: 2

萌新,问题求解

[复制链接]

1

主题

1

回帖

31

积分

新手上路

积分
31
发表于 2023-7-22 08:37:32 | 显示全部楼层 |阅读模式
在rgb2ycbcr中,作者使用三级(step1~3)pipeline,因而行同步信号需要延迟三拍。例如图片中所示的信号,vsync_r[0]延时一拍,vsync_r[1]延时两拍,vsync_r[2]延时三拍,三级pipeline计算出有效的灰度数据共花费三拍,那么行同步信号是不是该取vsync_r[3]呢?为啥是取vsync_r[2]呢?vsync_r[2]的上升沿到来时不是应该开始计算step3做最后的移位操作吗?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

×

1

主题

1

回帖

31

积分

新手上路

积分
31
 楼主| 发表于 2023-7-23 15:03:12 | 显示全部楼层
想明白了,延时第三拍时有效数据和同步信号并行给出,所以不存在再打一拍再给同步信号的说法。

3

主题

25

回帖

294

积分

管理员

积分
294
发表于 2023-7-24 20:48:51 | 显示全部楼层
mxp_love_fpga 发表于 2023-7-23 15:03
想明白了,延时第三拍时有效数据和同步信号并行给出,所以不存在再打一拍再给同步信号的说法。 ...

哈哈哈
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

手机版|CrazyFPGA ( 粤ICP备2023025753号 )

GMT+8, 2024-6-2 20:05 , Processed in 0.041751 second(s), 20 queries .

Powered by Discuz! X3.5 Licensed

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表